-
大小: 23.77MB文件類(lèi)型: .zip金幣: 1下載: 0 次發(fā)布日期: 2023-08-02
- 語(yǔ)言: Matlab
- 標(biāo)簽: Xilinx??FPGA??Verilo??書(shū)籍光盤(pán)??
資源簡(jiǎn)介
Xilinx FPGA開(kāi)發(fā)實(shí)用教程原書(shū)附贈(zèng)光盤(pán)資源
本光盤(pán)是《Xilinx FPGA開(kāi)發(fā)實(shí)用教程(第2版)》一書(shū)的配書(shū)光盤(pán),內(nèi)容包括了書(shū)中第2章、第4章、第6章到第10章所有設(shè)計(jì)案例的完整工程文件。
本光盤(pán)根目錄下有7個(gè)文件夾,文件夾的內(nèi)容和含義說(shuō)明如下:
1. chapt2文件夾中的內(nèi)容為書(shū)中第2章完整的工程文件,包括2個(gè)子文件夾:
(1) exp2_29:例2-29對(duì)應(yīng)的文件;
(2) exp2_30:例2-30對(duì)應(yīng)的文件。
2. chapt4文件夾中的內(nèi)容為書(shū)中第4章完整的工程文件,包括4個(gè)子文件夾:
(1) exp4_1:例4-1對(duì)應(yīng)的文件;
(2) exp4_2:例4-2對(duì)應(yīng)的文件;
(3) exp4_6:例4-6對(duì)應(yīng)的文件;
(4) exp4_7:例4-7對(duì)應(yīng)的文件。
3. chapt6文件夾中的內(nèi)容為書(shū)中第6章完整的工程文件,包括10個(gè)子文件夾:
(1) exp6_1:例6-1對(duì)應(yīng)的文件;
(2) exp6_2:例6-2對(duì)應(yīng)的文件;
(3) exp6_6:例6-6對(duì)應(yīng)的文件;
(4) exp6_8:例6-8對(duì)應(yīng)的文件;
(5) exp6_8_matlab:例6-8對(duì)應(yīng)的matlab文件;
(6) exp6_9:例6-9對(duì)應(yīng)的文件;
(7) exp6_12:例6-12對(duì)應(yīng)的文件;
(8) exp6_13:例6-13對(duì)應(yīng)的文件;
(9) exp6_18:例6-18對(duì)應(yīng)的文件;
(10) exp6_Uart:UART接口開(kāi)發(fā)實(shí)例。
4. chapt7文件夾中的內(nèi)容為書(shū)中第7章完整的工程文件,包括2個(gè)子文件夾:
(1) exp_sdk_C_code:包括4個(gè)子文件夾:
led_cpp:LED代碼;
uart_cpp:串口代碼;
intc_uart:中斷和串口聯(lián)合的代碼;
timer_intc:定時(shí)器和中斷聯(lián)合的代碼。
(2) exp7_2:例7-2對(duì)應(yīng)的文件。
5. chapt8文件夾中的內(nèi)容為書(shū)中第8章完整的工程文件,包括6個(gè)子文件夾:
(1) exp8_1:例8-1對(duì)應(yīng)的文件;
(2) exp8_2:例8-2對(duì)應(yīng)的文件;
(3) exp8_3:例8-3對(duì)應(yīng)的文件;
(4) exp8_4:例8-4對(duì)應(yīng)的文件;
(5) exp8_5:例8-5對(duì)應(yīng)的文件;
(6) exp8_hwcosim:硬件協(xié)仿真的例子。
6. chapt9文件夾中的內(nèi)容為書(shū)中第9章完整的工程文件,包括5個(gè)子文件夾:
(1) exp9_1:例9-1對(duì)應(yīng)的文件;
(2) exp9_2:例9-2對(duì)應(yīng)的文件;
(3) exp9_3:例9-3對(duì)應(yīng)的文件;
(4) exp9_4:例9-4對(duì)應(yīng)的文件;
(5) exp9_5:例9-5對(duì)應(yīng)的文件。
7. chapt10文件夾中的內(nèi)容為書(shū)中第10章完整的工程文件,包括1個(gè)子文件夾:
(1) exp10_1:例10-1對(duì)應(yīng)的文件;
(2) xapp869:Xilinx PCI-E參考文檔。
代碼片段和文件信息
/**********************************************************************/
/*???____??____???????????????????????????????????????????????????????*/
/*??/???/\/???/???????????????????????????????????????????????????????*/
/*?/___/??\??/????????????????????????????????????????????????????????*/
/*?\???\???\/???????????????????????????????????????????????????????*/
/*??\???\????????Copyright?(c)?2003-2009?Xilinx?Inc.????????????????*/
/*??/???/??????????All?Right?Reserved.?????????????????????????????????*/
/*?/---/???/\?????????????????????????????????????????????????????????*/
/*?\???\??/??\??????????????????????????????????????????????????????*/
/*??\___\/\___\????????????????????????????????????????????????????*/
/***********************************************************************/
/*?This?file?is?designed?for?use?with?ISim?build?0x1cce1bb2?*/
#define?XSI_HIDE_SYMBOL_SPEC?true
#include?“xsi.h“
#include?
#ifdef?__GNUC__
#include?
#else
#include?
#define?alloca?_alloca
#endif
static?const?char?*ng0?=?“G:/Work/Xilinx/LX9/exp4_2/test.v“;
static?int?ng1[]?=?{1?0};
static?void?Always_10_0(char?*t0)
{
????char?t6[8];
????char?*t1;
????char?*t2;
????char?*t3;
????char?*t4;
????char?*t5;
????char?*t7;
LAB0:????t1?=?(t0?+?2528U);
????t2?=?*((char?**)t1);
????if?(t2?==?0)
????????goto?LAB2;
LAB3:????goto?*t2;
LAB2:????xsi_set_current_line(10?ng0);
????t2?=?(t0?+?2848);
????*((int?*)t2)?=?1;
????t3?=?(t0?+?2560);
????*((char?**)t3)?=?t2;
????*((char?**)t1)?=?&&LAB4;
LAB1:????return;
LAB4:????xsi_set_current_line(10?ng0);
LAB5:????xsi_set_current_line(11?ng0);
????t4?=?(t0?+?1208U);
????t5?=?*((char?**)t4);
????t4?=?((char*)((ng1)));
????memset(t6?0?8);
????xsi_vlog_unsigned_add(t6?32?t5?8?t4?32);
????t7?=?(t0?+?1608);
????xsi_vlogvar_wait_assign_value(t7?t6?0?0?8?0LL);
????goto?LAB2;
}
extern?void?work_m_00000000000496798781_1985558087_init()
{
static?char?*pe[]?=?{(void?*)Always_10_0};
xsi_register_didat(“work_m_00000000000496798781_1985558087“?“isim/tb_test_isim_beh.exe.sim/work/m_00000000000496798781_1985558087.didat“);
xsi_register_executes(pe);
}
?屬性????????????大小?????日期????時(shí)間???名稱(chēng)
-----------?---------??----------?-----??----
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\
?????文件????????1058??2012-05-06?20:50??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\exp10_1.gise
?????文件???????42982??2012-05-06?20:50??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\exp10_1.xise
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\iseconfig\
?????文件????????5091??2012-05-06?20:50??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\iseconfig\exp10_1.projectmgr
?????文件???????21207??2012-05-06?20:49??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\iseconfig\s6_gtpwizard_v1_10.xreport
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\
?????文件??????138778??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\coregen.cgc
?????文件?????????532??2011-10-08?07:15??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\coregen.cgp
?????文件?????????474??2011-09-09?22:44??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\fileset.txt
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\
?????文件????????1187??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10.gise
?????文件???????15551??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10.v
?????文件????????7816??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10.veo
?????文件???????14115??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10.xco
?????文件???????44331??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10.xise
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\doc\
?????文件????????5946??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\doc\s6_gtpwizard_v1_10_vinfo.html
?????文件???????53938??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\doc\ug546_s6_gtpwizard.pdf
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\
?????文件???????29957??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\fr
?????文件???????14969??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\fr
?????文件???????25957??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\gtp_attributes.ucf
?????文件????????5906??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\mgt_usrclk_source_pll.v
?????文件????????1411??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\s6_gtpwizard_v1_10_top.ucf
?????文件???????63772??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\example_design\s6_gtpwizard_v1_10_top.v
?????目錄???????????0??2019-03-10?17:17??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\implement\
?????文件??????197782??2011-10-08?07:37??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\implement\chipscope_project.cpj
?????文件??????491274??2011-06-21?14:20??Xilinx?FPGA開(kāi)發(fā)光盤(pán)資源\chapt10\exp10_1\lx45t_gtp\s6_gtpwizard_v1_10\implement\data_vio.ngc
............此處省略3178個(gè)文件信息
評(píng)論
共有 條評(píng)論