資源簡介
在詳細闡述正弦脈寬調制算法的基礎上, 結合DDS 技術, 以Actel FPGA 作為控制核心,
通過自然采樣法比較1 個三角載波和3 個相位差為1 200 的正弦波, 利用Verilog HDL 語言實現死區
時間可調的SPWM 全數字算法,并在Fushion StartKit 開發板上實現SPWM 全數字算法。通過邏輯分析
儀和數字存儲示波器得到了驗證,為該技術進一步應用和推廣提供了一個良好的開放平臺。
代碼片段和文件信息
評論
共有 條評論