資源簡介
本實驗利用QuartusII軟件,結合所學的數字電路的知識,采用自頂向下的分析方法。首先分析了多功能數字鐘的設計要求、所需實現的功能,然后分析了實現每個功能所需要的基礎模塊,最后進一步分析了各種基礎模塊。在具體設計時,采用的是自底向上的設計方法。首先設計各種基礎模塊,然后設計各種功能模塊,最后進行綜合設計。本次設計除了實現基本的時鐘電路外,還實現了整點報時、鬧鐘、日期、星期、秒表等多種功能:
1. 設計一個具有校時、校分,清零,保持和整點報時等功能的數字鐘。基于QuartusⅡ軟件或其他EDA軟件完成電路設計。
2. 對該電路系統采用層次化的方法進行設計,要求設計層次清晰、合理。
3. 完成頂層電路原理圖的設計,編寫相應功能模塊的HDL設計程序。
4. 對該電路系統進行功能仿真。
5. 根據EDA實驗開發系統上的FPGA芯片進行適配,生成配置文件或JEDEC文件。
6. 將配置文件或JEDEC文件下載到EDA實驗開發系統。
7. 在EDA實驗開發系統上調試、驗證電路功能。
代碼片段和文件信息
評論
共有 條評論