資源簡介
《計算機原理與設計:Verilog HDL版》講述計算機原理、計算機設計以及如何用verilog hdl實現設計。主要內容包括:計算機基礎知識及性能評價方法;數字電路及verilog hdl簡介;計算機加、減、乘、除及開方的各種算法(包括wallace tree快速乘法器和newton-raphson及goldschmidt除法和開方算法)及其verilog hdl實現;指令系統結構和alu及多端口寄存器堆的verilog hdl設計;單周期、多周期和流水線cpu的verilog hdl設計;精確中斷和異常處理及其電路實現;浮點算法及帶有浮點部件fpu的流水線cpu的verilog hdl設計;多線程cpu的verilog hdl設計;存儲器、cache和虛擬 存儲器管理以及帶有cache、tlb和fpu的cpu設計;多核cpu的verilog hdl設計:異步通信接口uart、ps/2鍵盤與鼠標接口、視頻圖像陣列vga接口、i2c串行總線接口和pci并行總線接口的verilog hdl設計;高性能計算機及互聯網絡設計。書中的verilog hdl源代碼基本上都附有功能仿真波形,以便加深對計算機原理的理解和對計算機設計方法的掌握。
代碼片段和文件信息
評論
共有 條評論